服务热线-13305628152

| 简体中文 | Español
当前所在位置: 首页 » 新闻中心 » 详细解析高速电路设计中耦合电容的重要性(II)

详细解析高速电路设计中耦合电容的重要性(II)

浏览数量: 14     作者: 本站编辑     发布时间: 2018-06-09      来源: 本站

显然,这颗AC耦合电容靠近接收端的时候信号的完整性要好于放在发送端。我的理解是这样的,非理想电容器阻抗不连续,信号经过通道衰减后反射的能量会小于直接反射的能量,所以绝大多数串行链路要求这颗AC耦合电容放在接收端。但也有例外,笔者之前做板对板连接时遇到过这个问题,查PCIE规范发现如果是两个板通常放置在发送端上,此时还利用到了AC耦合电容的另外一个作用——过压保护。比如说SATA,所以通常要求靠近连接器放置。

 

解决了放置的问题,另一个困扰大家的就是容值的选取了。这样说,我们的整个串行链路等效出的电阻R是固定的,那么AC耦合电容C的选取将会关系到时间常数(RC),RC越大,过的直流分量越大,直流压降越低。既然这样,AC耦合电容可以无限增大吗?显然是不行的。

 

同样的位置,与图3相比可以看出增大耦合电容后,眼高变低。原因是“高速”使电容变的不理想。感应电感会产生串联谐振,容值越大,谐振频率越低,AC耦合电容在低频情况下呈感性,因此高频分量衰减增大,眼高变小,上升沿变缓,相应的JITTER也会增大。通常建议AC耦合电容在0.01uf~0.2uf之间,项目中0.1uf比较常见。推荐使用0402的封装。


公司名:安徽赛福电子有限公司

邮箱:sunxs@anhuisafe.com

官网:www.acdianrong.com


友情链接

联络我们

> 邮箱:sunxs@anhuisafe.com
> 地址:安徽省铜陵市狮子山经济开发区栖凤路1771号
> 电话:0562-2855865 / 0562-6863178  
> 传真:0562-2855972
> 手机:13305628152 / 13305622823 / 13305624200 / 13305620325
 企业邮箱登陆入口   安徽赛福电子有限公司 版权所有 站点地图